Laporan Akhir 1 Modul 1 Praktikum Sistem Digital


Laporan Akhir Percobaan 1


1. Jurnal
 [Kembali]








2. Alat dan Bahan [Kembali]


  1. Panel DL 2203C  
  2. Panel DL 2203D  
  3. Panel DL 2203S 
  4. Jumper


3. Rangkaian Simulasi [Kembali]




4. Prinsip Kerja Rangkaian [Kembali]
   
Pada percobaan 1 ini, kita memiliki 2 tabel. Untuk tabel 1 rangkaian Pertama kita mempunya 2 input B0 dan B1 serta 7 output dari gerbang Logika. Langkah awal, kita menghubungkan input B1 ke gerbang NOT, B0 dan B1 ke input gerbang AND,  input gerbang OR, input gerbang XOR ,  input gerbang NAND , input gerbang NOR, dan terakhir ke input gerbanf XNOR. Lalu untuk ke-7 gerbang tersebut outputnya dihubungkan ke channel H1,H2.H3,H4,H5,H6.H7. Selanjutnya untuk inputan B0 dan B1 kita atur dalam keadaan 4 kondisi yaitu saat B0 dan B1 saat (0,0), (0,1), (1 0), dan (1 1). Amatilah  hasil outputnya di channel H. Untuk gerbang logika tersebut mempunyai operasi Aljabae Boolean yang menggunakan operasi matematika sebagai berikut:
  1. Gerbang NOT     : Gerbang Pembalik (inverter). Ketika input 1, maka output 0, begitupun sebaliknya
  2. Gerbang AND     : Gerbang perkalian (operasi perkalian), Berlogika 1 hanya ketika kedua inputnya 1
  3. Gerbang OR        : Gerbang penjumlahan (Operasi penjumlahan), berlogika 1 ketika salah satu atau kedua inputnya bernilai 1
  4. Gerbang NAND  : Gabungan NOT dan NAND, jadi hasil gerbang NAND adalah gerbang OR yang di inverterkan.
  5. Gerbang NOR     : Gabungan NOT dan OR, jadi hasil gerbang NOR adalah gerbang OR yang diinverterkan
  6. Gerbang XOR     : Gerbang OR yang diekslusifkan, dimana ketika  input berjumlah ganjil maka ouputnya 1, jika jumlah input nya genap maka outputnya 0
  7. Gerbang XNOR : Gerbang XOR yang ddiinverterkan 

   Untuk percobaan 2 kita Set switch B0 dan B1 sesuai dengan jurnal, dicatat output H yang terjadi pada tabel kebenaran.. rangkaian seperti gambar berikut. Diagram logika dari rangkaian yang menyatakan dua bentuk ekivalen dari fungsi yang telah disederhanakan ditunjukkan pada gambar dibawah ini


    Kedua rangkaian logika ini dirancang untuk menghasilkan keluaran yang sama, yaitu H1 dan H2, berdasarkan masukan yang sama (A, B, C, D). Kedua rangkaian ini merupakan demonstrasi dari Hukum De Morgan dan penyederhanaan aljabar Boolean. Mereka menunjukkan bagaimana sebuah fungsi logika dapat diekspresikan dalam bentuk berbeda (menggunakan gerbang NOR, NAND, dan OR) namun tetap menghasilkan hasil yang identik.

  • Rangkaian Kiri (untuk H1): Rangkaian ini mengimplementasikan persamaan Boolean yang disederhanakan. Keluaran dari gerbang NOR (U13:A) adalah , sedangkan keluaran dari gerbang AND (U14:A) adalah . Kedua keluaran ini kemudian digabungkan oleh gerbang OR (U15:A) untuk menghasilkan keluaran akhir H1 = .

  • Rangkaian Kanan (untuk H2): Rangkaian ini adalah bentuk ekuivalen dari yang pertama. Keluaran dari gerbang NOR (U13:B) adalah , sementara keluaran dari gerbang NAND (U16:A) adalah . Kedua keluaran ini kemudian digabungkan oleh gerbang OR (U17:A) untuk menghasilkan keluaran akhir H2 = .

Karena kedua rangkaian ini ekuivalen, maka H1 akan selalu sama dengan H2 untuk setiap kombinasi masukan.



5. Video Rangkaian [Kembali]


Video Percobaan 1.a 


Video Percobaan 1.b


6. Analisa [Kembali]




7. Link Download [Kembali]
 Video Rangkaian 1 [klik disini]
 Video Rangkaian 2 [klik disini]
 Datasheet NOT [klik di sini]
 Datasheet AND [klik di sini]
 Datasheet OR [klik di sini]
 Datasheet XOR [klik di sini]
 Datasheet NAND [klik di sini]
 Datasheet NOR [klik di sini]
 Datasheet XNOR [klik di sini]

Tidak ada komentar:

Posting Komentar

BAHAN PRESENTASI UNTUK MATA KULIAH  ELEKTRONIKA Oleh : Reyhan Abigail 2310952061    Dosen Pengampu : Darwison, M.T. Darwison, 2010, ”TEORI, ...